Buch, Deutsch, 438 Seiten, Format (B × H): 148 mm x 210 mm, Gewicht: 595 g
Reihe: Lehrbuch Informatik
Eine Einführung in das Design großer Chips und die Hardware-Beschreibungssprache VERILOG HDL
Buch, Deutsch, 438 Seiten, Format (B × H): 148 mm x 210 mm, Gewicht: 595 g
Reihe: Lehrbuch Informatik
ISBN: 978-3-322-89010-8
Verlag: Vieweg+Teubner Verlag
Dieses Lehr- und Arbeitsbuch führt in den modernen Entwurf großer Chips ein. Ein großer, leistungsfähiger RISC-Prozessor wird in einer Hardware-Beschreibungssprache (HDL) spezifiziert, hierarchisch entwickelt und schließlich als Gattermodell dem Halbleiterhersteller zur Fertigung übergeben. Das Ergebnis ist ein Semi-Custom-Prozessor mit über 100.000 Bruttogattern und einer Rechenleistung von bis zu 40 MIPS. Das Buch mit Diskette führt auch ausführlich in die HDL VERILOG ein.
Zielgruppe
Upper undergraduate
Autoren/Hrsg.
Fachgebiete
Weitere Infos & Material
VLSI-Entwurf - RISC-Prozessor - Pipeline-Architektur - Hardware-Beschreibungssprache (HDL) - Einführung in VERILOG HDL - Verhalten und Struktur - Interpreter - Grobstrukturmodell - Gattermodell - Test.