Vatajelu | VLSI-SoC: Technology Advancement on SoC Design | Buch | 978-3-032-09574-9 | www.sack.de

Buch, Englisch, 143 Seiten, Format (B × H): 160 mm x 241 mm, Gewicht: 410 g

Reihe: IFIP Advances in Information and Communication Technology

Vatajelu

VLSI-SoC: Technology Advancement on SoC Design

32nd IFIP/IEEE International Conference on Very Large Scale Integration - System on a Chip, VLSI-SoC 2024, Tangier, Morocco, October 6-9, 2024, Revised Selected Papers
Erscheinungsjahr 2026
ISBN: 978-3-032-09574-9
Verlag: Springer

32nd IFIP/IEEE International Conference on Very Large Scale Integration - System on a Chip, VLSI-SoC 2024, Tangier, Morocco, October 6-9, 2024, Revised Selected Papers

Buch, Englisch, 143 Seiten, Format (B × H): 160 mm x 241 mm, Gewicht: 410 g

Reihe: IFIP Advances in Information and Communication Technology

ISBN: 978-3-032-09574-9
Verlag: Springer


This book IFIP 744 contains revised versions of the best papers presented at the 32nd IFIP/IEEE International Conference on Very Large Scale Integration - System on a Chip, VLSI-SoC 2024, held in Tangier, Morocco, during October 6-9, 2024.

The 8 full papers were carefully reviewed and selected from 65 submissions. They were categorized under the topical sections as follows:

Efficiency and Performance

Memory and Data Management

Reliability and Trustworthiness

Vatajelu VLSI-SoC: Technology Advancement on SoC Design jetzt bestellen!

Zielgruppe


Research


Autoren/Hrsg.


Weitere Infos & Material


Efficiency and Performance.- A Wide-Range Low-Power Phase Interpolation-Based Delay Line with a Linearity Improvement Technique.- Quantum Carry-Save Modular Addition with Optimized Depth and Resource Utilization.- Efficient DNN Training Using Vectorized Block-Scaled GeMMs with Adaptive Block Shapes.- Memory and Data Management.- Application-Aware Memory Management for IPsec on Heterogeneous SoCs.- Scalable Design Techniques for Expanding Ferroelectric-Based Non-Volatile SRAMs Applications.- Reliability and Trustworthiness.- Verification and Debugging of Modular (2n-1) Multipliers Using Linear Algebra Technique.- Challenges in FPGA Resource Allocation and Placement for Efficient EM Fault Attack Detection Strategies.- An Open-Source Containerized Toolchain for Behavioral FSM Logic Locking.



Ihre Fragen, Wünsche oder Anmerkungen
Vorname*
Nachname*
Ihre E-Mail-Adresse*
Kundennr.
Ihre Nachricht*
Lediglich mit * gekennzeichnete Felder sind Pflichtfelder.
Wenn Sie die im Kontaktformular eingegebenen Daten durch Klick auf den nachfolgenden Button übersenden, erklären Sie sich damit einverstanden, dass wir Ihr Angaben für die Beantwortung Ihrer Anfrage verwenden. Selbstverständlich werden Ihre Daten vertraulich behandelt und nicht an Dritte weitergegeben. Sie können der Verwendung Ihrer Daten jederzeit widersprechen. Das Datenhandling bei Sack Fachmedien erklären wir Ihnen in unserer Datenschutzerklärung.