Busia / Dias | Design and Architectures for Signal and Image Processing | Buch | 978-3-031-62873-3 | sack.de

Buch, Englisch, Band 14622, 123 Seiten, Format (B × H): 155 mm x 235 mm, Gewicht: 224 g

Reihe: Lecture Notes in Computer Science

Busia / Dias

Design and Architectures for Signal and Image Processing

17th International Workshop, DASIP 2024, Munich, Germany, January 17-19, 2024, Proceedings
2024
ISBN: 978-3-031-62873-3
Verlag: Springer Nature Switzerland

17th International Workshop, DASIP 2024, Munich, Germany, January 17-19, 2024, Proceedings

Buch, Englisch, Band 14622, 123 Seiten, Format (B × H): 155 mm x 235 mm, Gewicht: 224 g

Reihe: Lecture Notes in Computer Science

ISBN: 978-3-031-62873-3
Verlag: Springer Nature Switzerland


This book constitutes the refereed proceedings of the 17th International Workshop on Design and Architecture for Signal and Image Processing, DASIP 2024, held in Munich, Germany, during January 17–19, 2024.

The 9 full papers presented in this book were carefully reviewed and selected from 21 submissions. The workshop provided an inspiring international forum for the latest innovations and developments in the fields of leading signal, image, and  video processing and machine learning in custom embedded, edge, and cloud computing architectures and systems.

Busia / Dias Design and Architectures for Signal and Image Processing jetzt bestellen!

Zielgruppe


Research


Autoren/Hrsg.


Weitere Infos & Material


.- Specialized Hardware Architectures for Signal and Image Processing.

.- A Highly Configurable Platform for Advanced PPG Analysis.

.- sEMG-based Gesture Recognition with Spiking Neural Networks on Low-power FPGA.

.- Scalable FPGA Implementation of Dynamic Programming for Optimal Control of Hybrid Electrical Vehicles.

.- Optimization Approaches for Efficient Deployment of Signal and Image Processing Applications.

.- Wordlength Optimization for Custom Floating-point Systems.

.- An Initial Framework for Prototyping Radio-Interferometric Imaging Pipelines.

.- Scratchy: A Class of Adaptable Architectures with Software-Managed Communication For Edge Streaming Applications.

.- Digital Signal Processing Design for Reconfigurable Systems.

.- Standalone Nested Loop Acceleration on CGRAs for Signal Processing Applications.

.- Improving the Energy Efficiency of CNN Inference on FPGA using Partial Reconfiguration.

.- Optimising Graph Representation for Hardware Implementation of Graph Convolutional Networks for Event-based Vision.



Ihre Fragen, Wünsche oder Anmerkungen
Vorname*
Nachname*
Ihre E-Mail-Adresse*
Kundennr.
Ihre Nachricht*
Lediglich mit * gekennzeichnete Felder sind Pflichtfelder.
Wenn Sie die im Kontaktformular eingegebenen Daten durch Klick auf den nachfolgenden Button übersenden, erklären Sie sich damit einverstanden, dass wir Ihr Angaben für die Beantwortung Ihrer Anfrage verwenden. Selbstverständlich werden Ihre Daten vertraulich behandelt und nicht an Dritte weitergegeben. Sie können der Verwendung Ihrer Daten jederzeit widersprechen. Das Datenhandling bei Sack Fachmedien erklären wir Ihnen in unserer Datenschutzerklärung.